產(chǎn)品介紹: DICE-EH208型實(shí)驗(yàn)開發(fā)系統(tǒng) DICE-EH208型實(shí)驗(yàn)開發(fā)系統(tǒng)是一種多功能、高配置、高品質(zhì)的EDA教學(xué)與開發(fā)設(shè)備。適用于各層次高等院校的EDA教學(xué)、課程設(shè)計(jì)和畢業(yè)設(shè)計(jì),也適用于科研所項(xiàng)目開發(fā)。 一、產(chǎn)品特點(diǎn) (1)該系統(tǒng)采用“主板(基本實(shí)驗(yàn)系統(tǒng))+適配板(下載板)”的雙板式結(jié)構(gòu),配置靈活,適配板可選配Altera、Lattice、Xilinx等多家國(guó)際的PLD公司大部分ISP或現(xiàn)場(chǎng)配置的CPLD/FPGA進(jìn)行編程下載,包括可對(duì)不同工作電壓CPLD/FPGA的編程,且在編程中無須做任何跳線切換即能自動(dòng)識(shí)別主系統(tǒng)上的芯片,安全可靠,適合學(xué)生高密度的實(shí)驗(yàn)操作。 (2)該系統(tǒng)提供良好的混合電壓(MV)兼容功能,具備了5V、3.3V、2.5V、1.8V不同芯核電壓的CPLD/FPGA器件編程下載和實(shí)驗(yàn)開發(fā)的全兼容功能。因此,用戶可避免單5V的EDA實(shí)驗(yàn)系統(tǒng)過時(shí)淘汰之慮。 (3)該系統(tǒng)可編程PLD器件與實(shí)驗(yàn)?zāi)K的連接全部采用自主連線,在PLD器件有限資源條件下,限度的連接上盡可能多的輸入輸出器件和實(shí)驗(yàn)?zāi)K??赏耆珴M足從簡(jiǎn)單數(shù)字電路到復(fù)雜數(shù)字系統(tǒng)的設(shè)計(jì)實(shí)驗(yàn)。且PLD的I/O資源完全開放,也可借助該開發(fā)系統(tǒng)完成相關(guān)開發(fā)項(xiàng)目。 (4)DICE-EH208型實(shí)驗(yàn)開發(fā)系統(tǒng)上增加了我公司的產(chǎn)品“電子實(shí)驗(yàn)?zāi)M演示裝置”模塊,通過它我們把一些復(fù)雜的實(shí)驗(yàn)系統(tǒng)諸如電梯控制系統(tǒng)、刀庫(kù)控制系統(tǒng)軟件化,即把這此實(shí)驗(yàn)系統(tǒng)做成軟件動(dòng)畫的形式,然后用CPLD/FPGA器件編程來控制它們,以此來達(dá)到控制真實(shí)系統(tǒng)的效果。通過這個(gè)裝置我們可以擴(kuò)展十多個(gè)具有實(shí)際價(jià)值的實(shí)驗(yàn),使學(xué)生的實(shí)驗(yàn)更接近于實(shí)際系統(tǒng)和項(xiàng)目的開發(fā)。 (5)系統(tǒng)配有單片機(jī)管理系統(tǒng)和128*64LCD,實(shí)時(shí)提供相關(guān)信息。用戶可根據(jù)需要對(duì)管理信息修改。 二、實(shí)驗(yàn)系統(tǒng)的硬件配置: (1)主板可與多種下載板相適配; (2) 8位動(dòng)態(tài)掃描顯示電路;(3) 12位發(fā)光二極管顯示電路;(4) 8位二檔開關(guān)及其電平指示電路; (5) 8位按鍵開關(guān)電路;(6) 電子音響模塊; (7) 16*16 LED點(diǎn)陣顯示模塊;(8) 128*64 LCD的液晶顯示模塊;(9) A/D 0809轉(zhuǎn)換器模塊;(10) D/A 0832轉(zhuǎn)換器模塊;(11)時(shí)鐘信號(hào)源:24MHZ、12MHZ、6MHZ、3MHZ、1.5MHZ、75OKHZ、65536HZ、32768HZ、16834HZ、8192HZ、4096HZ、1024HZ、256HZ、64HZ、16HZ、8HZ、4HZ、2HZ、1HZ、1/2HZ;(12)MCS-51單片機(jī)擴(kuò)展電路; (13) 一個(gè)四相步進(jìn)電機(jī); (14) 一個(gè)4*4小鍵盤;(15) 一個(gè)5V直流電機(jī);(16) 配有存貯器EPROM27256;(17) 串行A/D轉(zhuǎn)換TLC549;(18) 串行D/A轉(zhuǎn)換TLC5620;(19)一個(gè)RS232接口;(20)一個(gè)VGA接口;(21)一個(gè)PS/2(鍵盤、鼠標(biāo))接口;(22) 模擬可編程器件擴(kuò)展模塊(PAC10、PAC20、PAC80);(23) 波形發(fā)生器電路(24)電子實(shí)驗(yàn)?zāi)M驗(yàn)示裝置模塊電路;(25)可選配擴(kuò)展高速A/D、D/A轉(zhuǎn)換模塊;(26)可選配擴(kuò)展USB接口擴(kuò)展模塊; 三、實(shí)驗(yàn)項(xiàng)目 <一> 基本實(shí)驗(yàn): (1)七人表決器; (2)四位加法器;(3)BCD碼加法器;( 4)格雷碼變換器;(5)四位并行乘法器;(6)觸發(fā)器; (7)用ABEL語(yǔ)言設(shè)計(jì)74LS160功能模塊計(jì)數(shù)器; (8)多模加減計(jì)數(shù)器; (9)可控脈沖發(fā)生器;(10)簡(jiǎn)易數(shù)碼鎖;(11)英語(yǔ)字母顯示實(shí)驗(yàn);(12)八位乘法器;(13)序列檢測(cè)器;(14)可變模16位加法計(jì)數(shù)器;(15)正負(fù)脈沖數(shù)控調(diào)制發(fā)生器;(16)秒表等等。 <二> 模塊實(shí)驗(yàn): (1)A/D 0809模數(shù)轉(zhuǎn)換器實(shí)驗(yàn); (2)D/A 0832數(shù)模轉(zhuǎn)換器實(shí)驗(yàn);(3)步進(jìn)電機(jī)控制實(shí)驗(yàn); (4)直流電機(jī)轉(zhuǎn)速控制(5)16*16 LED點(diǎn)陣顯示實(shí)驗(yàn);(6)VGA接口彩條信號(hào)實(shí)驗(yàn);(7)4*4鍵盤擴(kuò)展實(shí)驗(yàn);(8)128*64 LCD液晶顯示實(shí)驗(yàn);(9)電子音樂演奏實(shí)驗(yàn);(10)RS232串口發(fā)送實(shí)驗(yàn)(SEND);(11)RS232串口接收實(shí)驗(yàn)(RECEIVE);(12)PS/2鍵盤接口邏輯設(shè)計(jì);(13)單片機(jī)總線接口實(shí)驗(yàn);(14)異步串口通訊(UART);(15)串行A/D轉(zhuǎn)換實(shí)驗(yàn)TLC549;(16)串行D/A轉(zhuǎn)換實(shí)驗(yàn)TLC5620;(17)波形發(fā)生器實(shí)驗(yàn);(18)存儲(chǔ)器讀寫實(shí)驗(yàn)等等; <三> 模擬可編程實(shí)驗(yàn): (1)IspPAC10增益的設(shè)定與調(diào)整;(2)IspPAC10增益的放大與衰減;(3)IspPAC10二階濾波器的實(shí)現(xiàn);(4)IspPAC10電橋測(cè)量實(shí)驗(yàn);(5)ISPPAC20設(shè)計(jì)數(shù)/模轉(zhuǎn)換實(shí)驗(yàn); 等十多個(gè)實(shí)驗(yàn); <三> 數(shù)字系統(tǒng)設(shè)計(jì): (1)數(shù)字鐘;(2)頻率計(jì);(3).交通燈;(4)數(shù)字鎖;(5)出租車計(jì)費(fèi)器;(6)搶答器;(7)自動(dòng)電梯;(8)彩燈控制器等。 <四> 電子實(shí)驗(yàn)演示裝置實(shí)驗(yàn)項(xiàng)目(配送上位軟件) (1)交通信號(hào)燈的自動(dòng)控制;(2) 機(jī)器人自動(dòng)掃地雷;(3)加工中心刀庫(kù)捷徑方向選擇控制;(4)驅(qū)動(dòng)步進(jìn)電機(jī)的控制;(5) 舞臺(tái)藝術(shù)燈飾的控制;(6) 四層電梯的控制;(7) LED數(shù)碼管顯示控制實(shí)驗(yàn);(8)交流電機(jī)Y/Δ形起動(dòng)的控制;(9)液體混合裝置的自動(dòng)控制;(10)水塔水位自動(dòng)控制;(11)四級(jí)傳送帶的模擬運(yùn)行;(12)郵件分揀系統(tǒng)的模擬運(yùn)行;(13)數(shù)字邏輯分析儀實(shí)驗(yàn);(14)溫度壓力實(shí)驗(yàn);(15)連線自動(dòng)撿測(cè)系統(tǒng)。 說明:SOPC適配板可配合EH208完成FPGA及SOPC實(shí)驗(yàn); 一、軟件環(huán)境(WIN2000、XP) 基于QuartusII和NiosII的SOPC系統(tǒng)設(shè)計(jì); SOPC Buider(定制處理器及外設(shè)接口); NiosII IDE(軟件集成開發(fā)環(huán)境); 二、核心板簡(jiǎn)介 1,核心板采用Cyclone系列FPGA:EP1C6; 邏輯單元共5980個(gè);支持12萬門的設(shè)計(jì); 內(nèi)含RAM:92160 bits(約12K byte);可配置用戶程序RAM,也可配置為雙口RAM或FIFO存儲(chǔ)器; 利用NiosII精軟核定制一個(gè)完整的32位CPU系統(tǒng);并可把它嵌入到FPGA中。 2, 包含2個(gè)PLL(鎖相環(huán)); 3,采用配置芯片:EPCS1(1Mbits); 通過核心板的Flash(EPCS)下載口下載FPGA的配置信息,掉電后仍保存在EPCS1芯片中; 4,提供了JTAG調(diào)試口和EPCS下載口; 5,除FPGA/CPLD可完成的所有實(shí)驗(yàn)外,還增加了基于FPGA的數(shù)字通信系統(tǒng)的實(shí)驗(yàn)及SOPC(NiosII)實(shí)驗(yàn)。 |