摘要:本發(fā)明公開(kāi)了一種提高FPGA可靠性的局部復(fù)位方法與裝置,包括:錯(cuò)誤狀態(tài)寄存器、復(fù)位信號(hào)產(chǎn)生模塊、復(fù)位實(shí)施控制模塊和復(fù)位保持/取消模塊;分析從RECEIVER數(shù)據(jù)接收到TRANSMITTER數(shù)據(jù)發(fā)送整個(gè)鏈路上所有功能模塊的工作狀態(tài),若處于非正常狀態(tài),則判斷該非正常狀態(tài)是否必須通過(guò)復(fù)位進(jìn)行解決,若是,則針對(duì)非正常狀態(tài)劃定局部復(fù)位的范圍,并生成對(duì)劃定復(fù)位單元的復(fù)位指令;復(fù)位指令發(fā)出后,在劃定復(fù)位單元的一輪循環(huán)操作完成后的間歇時(shí)間進(jìn)行復(fù)位。本發(fā)明一方面通過(guò)局部復(fù)位保證異常單元恢復(fù)正常工作,一方面將對(duì)整個(gè)系統(tǒng)的損害降到最低,一方面有力的保證了復(fù)位實(shí)施的可控性。提高了FPGA工作的可靠性。
- 專(zhuān)利類(lèi)型發(fā)明專(zhuān)利
- 申請(qǐng)人北京銳安科技有限公司;
- 發(fā)明人何喆;
- 地址100037北京市海淀區(qū)阜成路16號(hào)航天科技大廈407室
- 申請(qǐng)?zhí)?/b>CN200410009823.7
- 申請(qǐng)時(shí)間2004年11月18日
- 申請(qǐng)公布號(hào)CN1645810A
- 申請(qǐng)公布時(shí)間2005年07月27日
- 分類(lèi)號(hào)H04L12/24;




教育裝備采購(gòu)網(wǎng)企業(yè)微信客服
京公網(wǎng)安備11010802043465號(hào)

