摘要:本發(fā)明提供了一種可以產(chǎn)生同步信號(hào)的信號(hào)發(fā)生器及其方法,包括:FPGA模塊、DAC模塊以及模擬電路;所述FPGA模塊包括:N位相位累加器、波形存儲(chǔ)器、相碼比較器、延時(shí)模塊、通信接口模塊;所述相碼比較器模塊,接收相碼和相碼閾值,用于比較該相碼和相碼閾值,以產(chǎn)生輸出高低電平脈沖信號(hào);所述延時(shí)模塊,用于對(duì)所述高低電平脈沖信號(hào)進(jìn)行延時(shí)處理,得到基本波同步信號(hào)。通過相碼比較器模塊對(duì)接收相碼與相碼閾值的比較,從而平衡調(diào)整相碼的脈沖寬度,克服了前述所產(chǎn)生的同步信號(hào)的脈沖寬度存在較大抖動(dòng)的問題。
- 專利類型發(fā)明專利
- 申請(qǐng)人北京普源精電科技有限公司;
- 發(fā)明人丁新宇;王悅;王鐵軍;李維森;
- 地址102206 北京市昌平區(qū)沙河鎮(zhèn)踩河村156號(hào)
- 申請(qǐng)?zhí)?/b>CN201110431518.7
- 申請(qǐng)時(shí)間2011年12月21日
- 申請(qǐng)公布號(hào)CN103178841B
- 申請(qǐng)公布時(shí)間2016年11月30日
- 分類號(hào)H03L7/10(2006.01)I;




教育裝備采購網(wǎng)企業(yè)微信客服
京公網(wǎng)安備11010802043465號(hào)

