摘要:本發(fā)明提供了一種具有幅度補償功能的信號發(fā)生器及其方法,其中FPGA模塊包括:時鐘模塊、掃頻時間累加器、掃頻曲線存儲器、偏移乘法器、頻率字加法器、頻率累加器、載波存儲器、幅頻補償單元和補償乘法器;由掃頻時間累加器生成的掃頻時間累加值,一路經(jīng)掃頻曲線存儲器、偏移乘法器、頻率字加法器、頻率累加器、載波存儲器生產(chǎn)輸出載波;另一路由幅頻補償單元生產(chǎn)輸出補償,由補償乘法器相乘得到補償后的掃頻信號。通過該信號發(fā)生器及其方法解決了掃頻時的幅度平坦度問題。
- 專利類型發(fā)明專利
- 申請人北京普源精電科技有限公司;
- 發(fā)明人丁新宇;王悅;王鐵軍;李維森;
- 地址102206 北京市昌平區(qū)沙河鎮(zhèn)踩河村156號
- 申請?zhí)?/b>CN201110431520.4
- 申請時間2011年12月21日
- 申請公布號CN103178779A
- 申請公布時間2013年06月26日
- 分類號H03B5/04(2006.01)I;H03L7/24(2006.01)I;




教育裝備采購網(wǎng)企業(yè)微信客服
京公網(wǎng)安備11010802043465號

